Digitální modulátor

| Kategorie: Diplomové, bakalářské práce  | Tento dokument chci!

Cílem této práce je seznámit čtenáře se základním principem a možnostmi řešení digitálního modulátoru pro vícestavové modulace s integrovaným obvodem AD9957 od firmy Analog Devices. Navrhnout blokové i konkrétní schéma modulátoru a celé zařízení zrealizovat. Dále se zabývá využitím standardního rozhraní USB ke komunikaci, ovládání a přenosu dat mezi modulátorem a ovládacím počítačem. Práce popisuje jednotlivé bloky navrženého zařízení, desku plošných spojů, vytvořený firmware a aplikační program pro snadné ovládání pomocí PC. V závěru práce jsou popsány některé výsledky měření a zhodnoceny dosažené výsledky.

Vydal: FEKT VUT Brno Autor: Josef Žižka

Strana 19 z 75

Vámi hledaný text obsahuje tato stránku dokumentu který není autorem určen k veřejnému šíření.

Jak získat tento dokument?






Poznámky redaktora
Modulovaná nosná vlna přes analogový filtr přivedena výstup. Všechna napětí jsou získávána síťového stejnosměrného napájecího adaptéru napětím V. sice 1,8 3,3 Přímo vstupního konektoru je vstupní napětí rozděleno digitální analogovou část. Napájecí napětí modulátoru jsou dvě. Druhou deskou komerčně dostupný modul TE0300, který vyrábí firma Trenz electronic.1 Blokové schéma Blokové schéma celého modulátoru zobrazeno obr. Celé zařízení skládá dvou desek plošných spojů, které jsou mezi sebou spojeny dvěma 80ti pinovými konektory firmy Hirose. Klíčovým blokem celého navrhovaného zařízení integrovaný obvod firmy Analog Devices označením AD9957, který provádí vlastní modulaci symbolů nosnou vlnu.9 2 REALIZACE DIGITÁLNÍHO MODULÁTORU V této kapitole představeno základní blokové schéma digitálního modulátoru s obvodem AD9957. 2. Vstupní data jsou mapována Q vektorů obvodu FPGA přes synchronní paměť FIFO jsou oba vektory přiváděny do obvodu AD9957. ovládacím počítačem zařízení spojeno pomocí dvou USB rozhraní přes převodník USB <-> UART, realizovaný obvodem FT2232H. 2.1. . Obvod FPGA zde použit pro možnost generování dat velkou rychlostí. Dále jsou popsány jednotlivé bloky navrženého blokového schématu, představeny možnosti modulací způsob ovládání komunikace PC. Zařízení řízeno mikrokontrolérem ATmega32 (označen µP). Na konci této kapitoly popsána navržená deska plošných spojů navržený software. první desce jsou umístěny všechny části modulátoru výjimkou obvodu FPGA. Obě části tak mohou mají jiný taktovací kmitočet díky vyrovnávací paměti FIFO sobě nejsou kmitočtově závislé. Paměť FIFO slouží jako oddělení části, kde data generují části, kde se data modulují. blokovém schématu je místo spojení obou částí označeno „interface“