Detekce obsazenosti rádiového kanálu v obvodu FPGA

| Kategorie: Diplomové, bakalářské práce  | Tento dokument chci!

Náplní práce je zmapování obvyklých i méně obvyklých metod detekce signálu v rádiovém kanále, počítačová simulace vybraných metod a implementace vybrané metody do obvodu FPGA

Vydal: FEKT VUT Brno Autor: Dušan Jurica

Strana 56 z 61

Vámi hledaný text obsahuje tato stránku dokumentu který není autorem určen k veřejnému šíření.

Jak získat tento dokument?






Poznámky redaktora
USER CONSTRAINT FILE # Master clock net "clk" loc="L15"; # Mapovani LED diod desce Digilent ATLYS NET "Led<0>" LOC "U18"; NET "Led<1>" LOC "M14"; NET "Led<2>" LOC "N14"; NET "Led<3>" LOC "L14"; NET "Led<4>" LOC "M13"; NET "Led<5>" LOC "D4"; NET "Led<6>" LOC "P16"; NET "Led<7>" LOC "N12"; # Mapovani pinu prevodniku net "dac<13>" loc="V10"; net "dac<12>" loc="R8"; net "dac<11>" loc="T8"; net "dac<10>" loc="M8"; net "dac<9>" loc="U8"; net "dac<8>" loc="U7"; net "dac<7>" loc="V7"; net "dac<6>" loc="N7"; net "dac<5>" loc="P8"; net "dac<4>" loc="T6"; net "dac<3>" loc="R7"; net "dac<2>" loc="N6"; net "dac<1>" loc="U5"; net "dac<0>" loc="P7"; net "dac_clock" loc="U10"; net "dac_sleep" loc="V5"; # Mapovani pinu prevodniku net "adc<13>" loc="U11"; net "adc<12>" loc="N9"; net "adc<11>" loc="M10"; net "adc<10>" loc="P11"; net "adc<9>" loc="N10"; 56